Система схемотехнического моделирования и проектирования Design Center


Цифровые компоненты - часть 21


/p>

 

6.4.6. Прочие устройства

 

Источники постоянных логических сигналов. Эти компоненты имеют выходы, но не имеют входов. Логический уровень выходного сигнала равен “1” для источников типа PULLUP и “0” для источников типа PULLDN.

Внутренние сопротивления источников задаются при описании модели вход/выход. Модель динамики эти источники не имеют. Приведем их описание:

 

Тип

Параметр

Порядок перечисления выводов

Функциональное назначение

PULLUP

Количество источников логического сигнала “1”

Вых.1, вых.2, ...

Матрица источников

PULLDN

Количество источников логического сигнала “0”

Вых.1, вых.2, ...

Матрица источников

 

Приведем пример задания источников логических сигналов со своими моделями вход/выход:

 

U4 PULLUP(2)   $G_DPWR   $G_DGND  ; Два источника “1”

+  PIN0   PIN1   R2K

U5 PULLDN(4)  $G_DPWR  $G_DGND  ; Четыре источника “0”

+  BUS0, BUS1, BUS2, BUS3 R50

.MODEL R2K UIO (drvh=2K)

.MODEL R50 UIO (drvl=50)

 

Цифровые линии задержки. Они осуществляют задержку входного сигнала любой длительности (заметим, что вентили не пропускают импульсы, длительность которых меньше времени задержки). Линии задержки имеют тип DLYNE, в списке узлов после перечисления узлов подключения источника питания указываются <узел входа> и <узел выхода>.

Модель динамики линии задержки имеет форму

 

.MODEL <имя модели> UDLY [(параметры)]

 

Линия задержки имеет следующие параметры (значение по умолчанию – 0, единица измерения – с):

 

Идентификатор

Параметр

DLYMN

Минимальная задержка

DLYTY

Типичная задержка

DLYMX

Максимальная задержка




- Начало -  - Назад -  - Вперед -